文章目录一、硅片、晶圆、芯片0.单晶硅(1)单晶硅纯度(2)市场规模1.硅片 (Raw Silicon Wafer)2.晶圆 (Wafer)、晶圆厂(Fab)3.晶粒(Die)、芯片 (Chip)、芯片设计公司(Fabless)4.SoC与Chiplet(1)SoC (System on Chip片上系统)(2)Chiplet(先进封装)二、封装技术1.2.5D封装2.3D封装(1)HBM (High Bandwidth Memory高带宽内存)三、SOC与die1.SOC由单die变为多die原因2.SOC变为多die的优势3.多die SOC的劣势4.不同die的互联标准协议一、硅片、晶圆、芯片0.单晶硅(1)单晶硅纯度1.光伏级单晶硅纯度99.9999%。大陆产能占全球90%2.半导体级单晶硅纯度99.999999999%。大陆产能仅占全球5%(2)市场规模1.硅片市场规模112亿美元2.芯片市场规模4000亿美元3.电脑、手机、汽车等各类电子产品市场规模16800亿美元1.硅片 (Raw Silicon Wafer)1.硅片是光秃秃的晶圆2.硅片的全球供应(1)日本的信越化工(Shin-Etsu)占比33%(2)日本的盛高集团 (Sumco)占比25%(3)中国台湾地区的环球晶圆 (Global Wafers)占比17%(4)德国的Siltronic占比13%(5)韩国的SK Siltron占比12%2.晶圆 (Wafer)、晶圆厂(Fab)硅片经过光刻、外延、刻蚀等一系列操作之后变成包含有数百枚芯片的成熟晶圆.晶圆越大单片晶圆产出的芯片更多硅片边缘处的残损芯片(edge die)占比更少。3.晶粒(Die)、芯片 (Chip)、芯片设计公司(Fabless)晶圆再经过切割、封装就成了一个个独立的芯片wafer(晶圆)切割(Dicing)后称为Die(晶粒)封装(Packaging)后称为Chip(芯片)4.SoC与Chiplet(1)SoC (System on Chip片上系统)在 Chiplet 流行之前行业的主流是 SoC(System on Chip片上系统)也就是“单片集成”。旧模式(SoC) 就像“做满汉全席”。CPU、显卡、内存控制器、USB接口等所有功能都必须画在同一张完整的、巨大的 Die 上。遇到的问题1.太贵了 Die 的面积越大制造难度呈指数级上升。只要大 Die 上有一个微小的灰尘或坏点整块昂贵的大 Die 就报废了良率低。2.浪费资源 CPU 核心可能需要最先进的 3nm 工艺但 USB 接口或音频模块用 14nm 就足够了。如果在 SoC 模式下为了配合 CPU你被迫用昂贵的 3nm 工艺去制造那些不需要高性能的 USB 模块这不仅浪费钱还很“奢侈”。(2)Chiplet(先进封装)Chiplet 就是把原来必须做在一整块大 Die 上的功能拆分成几个小的 Die然后像搭积木一样把它们拼在一个 Chip 里。一个Chip里两个或多个Die的情况1.MCM (Multi-Chip Module) 这是较早期的做法。比如早期的 Intel 酷睿四核处理器其实是把两个双核的 Die 并在了一起“胶水粘在一起”变成了四核。2.真正的 Chiplet 设计 比如 AMD 的 Ryzen 处理器 或 苹果的 M1/M2 Ultra。以 苹果 M1 Ultra 为例它实际上是把 两块 M1 Max 的 Die通过中间的一座“桥”互连层拼起来的。结果 性能直接翻倍但良率比直接造一块超大 Die 要高得多。总结Die 是单个的功能单元积木块。Chiplet 是一种设计理念即“把大 Die 拆成小 Die 再拼起来”。现在华为、AMD、Intel、台积电都在疯狂竞争这个领域因为光刻机造 Die 的精度如 3nm, 2nm快到物理极限了只能靠“拼积木”的技术Chiplet/先进封装来继续提升性能。二、封装技术1.2.5D封装硅中介层 (Interposer)。Die 之间不直接对话而是通过底下一层布满细密线路的“硅基底”进行超高速通信。2.3D封装TSV (硅通孔)。在硅片上打穿数千个微孔并填充金属像电梯一样垂直贯穿所有 Die。(1)HBM (High Bandwidth Memory高带宽内存)HBM 的构造完美展示了 3D 封装的三个关键动作1.垂直堆叠Vertical Stacking HBM 将 8 层或 12 层 DRAM 晶粒像煎饼一样叠起来极大地节省了横向面积。2.垂直通孔TSV 这是联系两者的纽带。HBM 内部有数万根垂直贯穿的金属柱这就是 3D 封装最核心的“电梯”技术。3.异质集成 HBM 的最底层通常是一个逻辑控制 Die上面叠的是存储 Die。这种把不同功能的 Die 叠在一起的能力正是 3D 封装的强项。三、SOC与die1.SOC由单die变为多die原因传统的SOC放在一个die上。随着SOC的功能越来越复杂SOC面积越来越大造成了制造大面积die的良率降低。于是现代SOC就变成了2个die。2.SOC变为多die的优势(1)生产良率提高了(2)不同的die可以灵活选取不同nm工艺(3)不同模块的die可单独快速迭代指标单die SoC多die SoC最大可用面积~600mm²无硬性限制平均良率25-40%60-85%开发周期24-36个月12-18个月成本相对1.0x0.6-0.8x性能扩展性有限理论上无限3.多die SOC的劣势1.互连延迟die间通信比die内慢3-5倍2.功耗开销互连电路消耗额外功耗3.设计复杂度需要全新的EDA工具和验证方法4.测试难度需要多级测试策略单die测试 系统级测试4.不同die的互联标准协议1.UCIeUniversal Chiplet Interconnect Express行业标准 【Chiplet必须使用UCIe】2.Infinity FabricAMD高速die间通信3.EMIBIntel嵌入式多芯片互连桥传统单die SoC[CPUGPUI/O] 全部用同一种工艺比如5nm现代多die SoC[CPU Die] ← 3nm性能优先[GPU Die] ← 4nm平衡性能/功耗[I/O Die] ← 7nm成本优先模拟电路友好[缓存Die] ← 22nm大容量SRAM成本低单die┌─────────────────────────┐ │ 单一Die SoC │ │ ┌─────┐ ┌─────┐ ┌─────┐│ │ │ CPU │ │ GPU │ │ 内存││ │ │核心 │ │核心 │ │控制 ││ │ └─────┘ └─────┘ └─────┘│ │ ┌─────┐ ┌─────┐ ┌─────┐│ │ │ I/O │ │ DSP │ │ AI ││ │ │ 控制│ │单元 │ │加速 ││ │ └─────┘ └─────┘ └─────┘│ └─────────────────────────┘双die┌─────────────────────────────────┐ │ 多Die SoC封装 │ │ ┌─────────┐ ┌─────────┐ │ │ │ CPU Die │───▶│ I/O Die │ │ │ │(8核心)│◀───│(内存/PCIe)│ │ │ └─────────┘ └─────────┘ │ │ ┌─────────┐ ┌─────────┐ │ │ │ GPU Die │───▶│ 缓存Die │ │ │ │(AI加速)│◀───│(大容量)│ │ │ └─────────┘ └─────────┘ │ │ 高速互连总线(EMIB/UCIe)│ └─────────────────────────────────┘